Engenharia Electrotécnica
Descrição da Oportunidade
- Estudo do estado da arte em metódos de controlo e integração de CGRAs, e de flows para extensão de cores RISC-V com instruções customizadas; - Desenvolver conjunto de instruções aptas para controlar a configuração e execução do co-processador, e adaptar um design ou simulador do co-processador para ser capaz de consumir estas instruções; - Desenvolvimento do gerador de código: tradução de mapeamentos CGRA em sequências de instruções customizadas RISC-V ou fluxos equivalentes de configuração. - Demonstrar funcionalidade de execução de código acelerado no co-processador, via a integração de controle à base de instruções customizadas desenvolvidas; - Colaboração na escrita de artigos científicos para divulgação de resultados
Habilitações Académicas
inscrição em licenciatura ou mestrado em engenharia informática ou área afim
Requisitos Mínimos
- experiência em compiladores, geração de código- experiência em programação em linguagem C/C++- fluente em Inglês (escrito e falado)
Fatores de Preferência
- Experiência em RISC-V e design de hardware - fluente em Português e Inglês (escrito e falado)
Período de candidatura
Desde 18 Dec 2025 a 05 Jan 2026
Centro
Telecomunicações e Multimédia